Pagina afdrukken
De afbeelding is alleen ter illustratie. Zie de productbeschrijving.
FabrikantINTEGRATED SILICON SOLUTION / ISSI
Artikelnr. fabrikantIS43LD32640B-18BLI
Ordercode4176687
Technische datasheet
161 Op Voorraad
Heeft u meer nodig?
EXPRESLEVERING volgende werkdag
Bestel voor 17.00 uur
GRATIS standaardlevering
voor bestellingen van 0,00 € en hoger
Nauwkeurige levertijden worden berekend bij het afrekenen
Beschikbaar tot einde voorraad
Hoeveelheid | |
---|---|
1+ | 13,540 € |
10+ | 12,530 € |
25+ | 12,370 € |
50+ | 11,220 € |
100+ | 9,840 € |
Prijs voor:Each
Minimum: 1
Meerdere: 1
13,54 € (excl. BTW)
Onderdeelnr. toevoegen / Regelopmerking
Wordt alleen voor deze bestelling toegevoegd aan uw Orderbevestiging, Factuur en Verzendnota.
Dit nummer wordt toegevoegd aan de Bestelbevestiging, Factuur, Verzendnota, E-mail met Webbevestiging en Productetiket.
Productgegevens
FabrikantINTEGRATED SILICON SOLUTION / ISSI
Artikelnr. fabrikantIS43LD32640B-18BLI
Ordercode4176687
Technische datasheet
DRAM TypeMobile LPDDR2 S4
Memory Density2Gbit
Memory Configuration64M x 32bit
Clock Frequency Max533MHz
IC Case / PackageBGA
No. of Pins134Pins
Supply Voltage Nom1.2V
IC MountingSurface Mount
Operating Temperature Min-40°C
Operating Temperature Max85°C
Product Range-
SVHCNo SVHC (16-Jul-2019)
Alternatieven voor IS43LD32640B-18BLI
1 product gevonden
Productoverzicht
IS43LD32640B-18BLI is a 64Mb x 32 mobile CMOS LPDDR2 S4 SDRAM. The device is organized as 8 banks of 16Meg words of 16bits or 8Meg words of 32bits. This product uses a double-data-rate architecture to achieve high-speed operation. The double data rate architecture is essentially a 4N prefetch architecture with an interface designed to transfer two data words per clock cycle at the I/O pins. This product offers fully synchronous operations referenced to both rising and falling edges of the clock. The data paths are internally pipelined and 4n bits are prefetched to achieve very high bandwidth.
- VDD2=1.14 to 1.3V, VDDCA/VDDQ=1.14 to 1.3V, VDD1=1.7 to 1.95V low-voltage core/I/O power supplies
- High speed un-terminated logic(HSUL_12) I/O interface
- 533MHz clock frequency
- Four-bit pre-fetch DDR architecture, multiplexed, double data rate, command/address inputs
- Bidirectional/differential data strobe per byte of data (DQS/DQS#)
- Programmable read/write latencies(RL/WL) and burst lengths(4, 8 or 16), ZQ calibration
- On-chip temperature sensor to control self refresh rate
- Partial –array self refresh(PASR), deep power-down mode(DPD)
- Industrial temperature range from -40°C to +85°C
- 134 ball BGA package
Technische specificaties
DRAM Type
Mobile LPDDR2 S4
Memory Configuration
64M x 32bit
IC Case / Package
BGA
Supply Voltage Nom
1.2V
Operating Temperature Min
-40°C
Product Range
-
Memory Density
2Gbit
Clock Frequency Max
533MHz
No. of Pins
134Pins
IC Mounting
Surface Mount
Operating Temperature Max
85°C
SVHC
No SVHC (16-Jul-2019)
Technische documenten (1)
Wetgeving en milieu
Land van oorsprong:
Land waarin het laatste noemenswaardige fabricageproces is uitgevoerdLand van oorsprong:Taiwan
Land waarin het laatste noemenswaardige fabricageproces is uitgevoerd
Land waarin het laatste noemenswaardige fabricageproces is uitgevoerdLand van oorsprong:Taiwan
Land waarin het laatste noemenswaardige fabricageproces is uitgevoerd
Tariefnummer:85423239
US ECCN:EAR99
EU ECCN:NLR
RoHS-compliantie:Ja
RoHS
Voldoet aan RoHS-richtlijn voor ftalaten:Ja
RoHS
SVHC:No SVHC (16-Jul-2019)
Download conformiteitsverklaring
Conformiteitsverklaring
Gewicht (kg):.006561