U hebt in de velden die hieronder gemarkeerd worden weergegeven een waarde ingevoerd die ongeldige tekens bevat. Pas uw selectie aan met behulp van alleen geldige tekens.

 
 

DK-V7-VC709-G - 

Development Kit, Virtex-7 FPGA, Connectivity Evaluation, PCI-E, Vivado

DK-V7-VC709-G - Development Kit, Virtex-7 FPGA, Connectivity Evaluation, PCI-E, Vivado

De afbeelding is alleen ter illustratie. Zie de productbeschrijving.

Fabrikant:
XILINX XILINX
Artikelnr. fabrikant:
DK-V7-VC709-G
Ordercode:
2802746

Productgegevens

:
Xilinx
:
-
:
Virtex-7
:
FPGA
:
-
:
XC7VX690T-2FFG1761C
:
Dev Board XC7VX690T-2FFG1761C, 4x 10Gb Ethernet TX/RX Modules, MEMS Oscillator, Vivado Design Suite
:
-
Zoeken naar vergelijkbare producten Kies en wijzig de bovenstaande eigenschappen om soortgelijke producten te zoeken.

Productoverzicht

The DK-V7-VC709-G from Xilinx is a Virtex®-7 FPGA VC709 connectivity kit. This Virtex®-7 FPGA VC709 connectivity kit is a 40Gb/s platform for high bandwidth and high performance applications containing all the necessary hardware, tools and IP to power quickly through evaluation and development of connectivity systems. This includes a 40Gb/s targeted reference design featuring PCI Express Gen 3, DMA IP core from Northwest Logic, 10GBase-R, AXI and virtual FIFO memory controller interfacing to an external DDR3 memory. To control and monitor this design kit includes a connectivity GUI built on Fedora Live OS which includes all the software drivers. Additionally kit contains two fibre optic cables and four transceiver modules leveraged by this design.
  • 40Gb/s connectivity platform for bandwidth, performance applications using Virtex-7 VX690T FPGAs
  • Hardware, design tools, IP and pre-verified reference designs
  • Demonstrates an featuring 10GBase-R interfacing to external DDR3 memory
  • Advanced memory interface with two 4GB DDR3 SODIM memory up to 933MHz/1866Mbps
  • Enabling serial connectivity with PCIe Gen3x8, 4 SFP+, SMA Pairs and UART
  • Supports embedded processing with MicroBlaze, soft 32bit RISC
  • Develop networking and other serial applications with 4 SFP/SFP+ ports
  • Expand I/O with the FPGA Mezzanine Card (FMC) interface
  • Fixed Oscillator with differential 200MHz output clocking
  • On-board JTAG configuration circuitry to enable configuration over USB

Toepassingen

Embedded Design & Development

Inhoud

VC709 evaluation board, Four 10Gb Ethernet transceiver modules, Micro USB cable, Power adapter, Programmable MEMS oscillators, Full seat Vivado® design suite: design edition, Two fibre optic patch cables, Mini USB cable, Power cord, Power delivery solutions.

Voetnoten

Please note this product is Non-Cancellable and Non-Returnable (NCNR)

Waarschuwingen

Warranty Information: Xilinx development boards, kits and programming cables have a warranty of ninety (90) days from date of purchase.

Gekoppelde producten

Geselecteerde vergelijken

Gerelateerde Zoekopdrachten

Wachten op levering

Beschikbaar voor nalevering met de aangegeven levertijden

 
Bekijk productvoorraad en levertijd

We hebben meer op voorraad in de week vanaf 9/12/19

Neem contact met mij op wanneer het artikel weer op voorraad is

5.069,00 €

Er zijn geen prijzen beschikbaar. Neem contact op met de klantenservice.

Prijs voor:
per stuk
Meerdere: 1 Minimum: 1
Hoeveelheid Prijs Uw prijs
 
 
1+ 5.069,00 €
 
 
 

Er zijn geen prijzen beschikbaar. Neem contact op met de klantenservice.

No longer stocked:: No Longer Manufactured::
Toevoegen aan winkelwagen Nalevering Vooruit Bestellen
Toevoegen
Beperkt artikel
Onderdeelnr. toevoegen / Regelopmerking
Totaalprijs:
Totaalprijs: ( )
Totaalprijs: --

Beoordelingen van klanten

Vragen en antwoorden van klanten

Community

Wilt u informatie zien over dit product van andere klanten?

 Lees discussies, blogs en documenten van onze community leden.

Filters:

Selecteer de documenttypen die u wilt zien en klik op de knop "Filters toepassen"
Stel een vraag aan een van onze experts of begin een discussie en ontvang antwoorden van experts van de leverancier en mede-engineers in onze community.