Imprimer la page
Ces images sont uniquement fournies à titre d'illustration. Veuillez consulter la description du produit.
FabricantLATTICE SEMICONDUCTOR
Réf. FabricantLFXP2-8E-5FTN256I
Code Commande3768760
Gamme de produitLatticeXP2
Fiche technique
180 En Stock
Vous en voulez davantage ?
Livraison EXPRESS le jour ouvrable suivant
Commander avant 17:00
Livraison standard GRATUITE
pour les commandes de 0,00 € et plus
Les délais de livraison exacts seront calculés lors du paiement
Quantité | |
---|---|
1+ | 45,990 € |
5+ | 43,890 € |
10+ | 41,780 € |
25+ | 39,680 € |
Prix pour :Pièce
Minimum: 1
Multiple: 1
45,99 € (sans TVA)
Ajouter Référence Interne / Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, à l’e-mail de confirmation Web et à l’étiquette.
Informations produit
FabricantLATTICE SEMICONDUCTOR
Réf. FabricantLFXP2-8E-5FTN256I
Code Commande3768760
Gamme de produitLatticeXP2
Fiche technique
Type FPGAFPGA basé sur Flash
Nbre de cellules logiques8192Logic Cells
IC Boîtier/PaquetFTBGA
Nbre de broches256Broche(s)
Grade de vitesse5
Nbre d'E/S pour l'utilisateur201E/S
Technologie Process-
Montage CIMontage en surface
Température d'utilisation min-40°C
Température d'utilisation Max.100°C
Gamme de produitLatticeXP2
Qualification-
MSLMSL 3 - 168 heures
SVHCNo SVHC (21-Jan-2025)
Gestion d'horlogePLL
Tension d'alimentation du noyau Max.1.26V
Tension d'alimentation du noyau Min.1.14V
Famille de FPGALatticeXP2
Tension d'alimentation E/S3.465V
Type de boîtier CI logiqueFTBGA
Nombre d'E/S201E/S
Nombre de blocs logiques8192
Nombre de macrocellules8192Macrocells
Nombre de classes de vitesse5
Fréquence d'utilisation Max.435MHz
Nombre total de Bits de RAM221Kbit
Spécifications techniques
Type FPGA
FPGA basé sur Flash
IC Boîtier/Paquet
FTBGA
Grade de vitesse
5
Technologie Process
-
Température d'utilisation min
-40°C
Gamme de produit
LatticeXP2
MSL
MSL 3 - 168 heures
Gestion d'horloge
PLL
Tension d'alimentation du noyau Min.
1.14V
Tension d'alimentation E/S
3.465V
Nombre d'E/S
201E/S
Nombre de macrocellules
8192Macrocells
Fréquence d'utilisation Max.
435MHz
Nbre de cellules logiques
8192Logic Cells
Nbre de broches
256Broche(s)
Nbre d'E/S pour l'utilisateur
201E/S
Montage CI
Montage en surface
Température d'utilisation Max.
100°C
Qualification
-
SVHC
No SVHC (21-Jan-2025)
Tension d'alimentation du noyau Max.
1.26V
Famille de FPGA
LatticeXP2
Type de boîtier CI logique
FTBGA
Nombre de blocs logiques
8192
Nombre de classes de vitesse
5
Nombre total de Bits de RAM
221Kbit
Documents techniques (1)
Législation et Questions environnementales
Pays d'origine :
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Taiwan
Pays dans lequel la dernière étape de production majeure est intervenue
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Taiwan
Pays dans lequel la dernière étape de production majeure est intervenue
N° de tarif :85423990
US ECCN:3A991.d
EU ECCN:NLR
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (21-Jan-2025)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit
Poids (kg) :.000001