Imprimer la page
Ces images sont uniquement fournies à titre d'illustration. Veuillez consulter la description du produit.
4.908 En Stock
Vous en voulez davantage ?
Livraison EXPRESS le jour ouvrable suivant
Commander avant 17:00
Livraison standard GRATUITE
pour les commandes de 0,00 € et plus
Les délais de livraison exacts seront calculés lors du paiement
Quantité | |
---|---|
1+ | 4,470 € |
10+ | 3,770 € |
25+ | 3,680 € |
50+ | 3,580 € |
100+ | 3,470 € |
250+ | 3,400 € |
500+ | 3,330 € |
Prix pour :Pièce
Minimum: 1
Multiple: 1
4,47 € (sans TVA)
Ajouter Référence Interne / Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, à l’e-mail de confirmation Web et à l’étiquette.
Informations produit
FabricantMICRON
Réf. FabricantMT46H16M32LFB5-5 IT:C
Code Commande3530757
Fiche technique
Type DRAMMobile LPDDR
Densité de mémoire512Mbit
Configuration mémoire16M x 32bits
Fréquence d'horloge Max.200MHz
IC Boîtier/PaquetVFBGA
Nbre de broches90Broche(s)
Tension d'alimentation nominale1.8V
Montage CIMontage en surface
Température d'utilisation min-40°C
Température d'utilisation Max.85°C
Gamme de produit-
SVHCNo SVHC (17-Dec-2015)
Aperçu du produit
MT46H16M32LFB5-5 IT:C is a mobile LPDDR SDRAM. The 512Mb mobile low-power DDR SDRAM is a high-speed CMOS, dynamic random-access memory containing 536,870,912 bits. It is internally configured as a quad-bank DRAM. Each of the x16’s 134,217,728-bit banks are organized as 8192 rows by 1024 columns by 16 bits. Each of the x32’s 134,217,728-bit banks are organized as 8192 rows by 512 columns by 32 bits.
- 1.8/1.8V operating voltage, differential clock inputs (CK and CK#)
- Bidirectional data strobe per byte of data (DQS)
- Internal, pipelined double data rate (DDR) architecture; two data accesses per clock cycle
- Commands entered on each positive CK edge, clock stop capability
- DQS edge-aligned with data for READs; centre aligned with data for WRITEs
- 4 internal banks for concurrent operation, data masks (DM) for masking write data; one mask per byte
- Programmable burst lengths (BL): 2, 4, 8, or 16, concurrent auto precharge option is supported
- Auto refresh and self refresh modes, 1.8V LVCMOS-compatible inputs
- 200MHz clock rate, 5.0ns access time, 16 Meg x 32 configuration, JEDEC-standard addressing
- 90-ball (8mm x 13mm) VFBGA package, -40°C to +85°C industrial operating temperature range
Spécifications techniques
Type DRAM
Mobile LPDDR
Configuration mémoire
16M x 32bits
IC Boîtier/Paquet
VFBGA
Tension d'alimentation nominale
1.8V
Température d'utilisation min
-40°C
Gamme de produit
-
Densité de mémoire
512Mbit
Fréquence d'horloge Max.
200MHz
Nbre de broches
90Broche(s)
Montage CI
Montage en surface
Température d'utilisation Max.
85°C
SVHC
No SVHC (17-Dec-2015)
Documents techniques (1)
Législation et Questions environnementales
Pays d'origine :
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Singapore
Pays dans lequel la dernière étape de production majeure est intervenue
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Singapore
Pays dans lequel la dernière étape de production majeure est intervenue
N° de tarif :85423231
US ECCN:EAR99
EU ECCN:NLR
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (17-Dec-2015)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit
Poids (kg) :.001515