Imprimer la page
Ces images sont uniquement fournies à titre d'illustration. Veuillez consulter la description du produit.
Disponible sur commande
Délais d’approvisionnement standard du fabricant : 41 semaine(s)
Contactez-moi quand le produit sera à nouveau en stock
Quantité | |
---|---|
1+ | 30,300 € |
5+ | 29,260 € |
10+ | 28,220 € |
25+ | 27,920 € |
50+ | 27,230 € |
Prix pour :Pièce
Minimum: 1
Multiple: 1
30,30 € (sans TVA)
Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, à l’e-mail de confirmation Web et à l’étiquette.
Informations produit
FabricantMICRON
Réf. FabricantMT53E256M32D1KS-046 AIT:L
Code Commande4242611
Fiche technique
Type DRAMLPDDR4
Densité de mémoire8Gbit
Configuration mémoire256M x 32bits
Fréquence d'horloge Max.2.133GHz
IC Boîtier/PaquetVFBGA
Nbre de broches-
Tension d'alimentation nominale-
Montage CIMontage en surface
Température d'utilisation min-40°C
Température d'utilisation Max.95°C
Gamme de produit-
SVHCNo SVHC (17-Dec-2015)
Aperçu du produit
MT53E256M32D1KS-046 AIT:L is an automotive LPDDR4X/LPDDR4 SDRAM. The 8Gb mobile low-power DDR4 SDRAM with low VDDQ (LPDDR4X) is a high-speed, CMOS dynamic random-access memory device. This device is internally configured with 1 channel ×16 I/O, having 8-banks.
- Frequency range: 2133–10MHz (data rate range per pin: 4266–20Mb/s)
- 16n prefetch DDR architecture, 8 internal banks per channel for concurrent operation
- Single-data-rate CMD/ADR entry, bidirectional/differential data strobe per byte lane
- Programmable READ and WRITE latencies (RL/WL), programmable and on-the-fly burst lengths (BL =16/32)
- Directed per-bank refresh for concurrent bank operation and ease of command scheduling
- On-chip temperature sensor to control self refresh rate, partial-array self refresh (PASR)
- Selectable output drive strength (DS), clock-stop capability, single-ended CK and DQS support
- 256 Meg x 32 (2 channels x 16 I/O) array configuration
- 200-ball VFBGA package, AEC-Q100 qualified
- Operating temperature range from -40°C to +95°C
Spécifications techniques
Type DRAM
LPDDR4
Configuration mémoire
256M x 32bits
IC Boîtier/Paquet
VFBGA
Tension d'alimentation nominale
-
Température d'utilisation min
-40°C
Gamme de produit
-
SVHC
No SVHC (17-Dec-2015)
Densité de mémoire
8Gbit
Fréquence d'horloge Max.
2.133GHz
Nbre de broches
-
Montage CI
Montage en surface
Température d'utilisation Max.
95°C
MSL
MSL 3 - 168 heures
Documents techniques (2)
Législation et Questions environnementales
Pays d'origine :
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Taiwan
Pays dans lequel la dernière étape de production majeure est intervenue
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Taiwan
Pays dans lequel la dernière étape de production majeure est intervenue
N° de tarif :85423239
US ECCN:EAR99
EU ECCN:NLR
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (17-Dec-2015)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit
Poids (kg) :.001529
Traçabilité des produits